1 / 4
文档名称:

计算机组成原理实验报告-存储器 (2).doc

格式:doc   大小:132KB   页数:4页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计算机组成原理实验报告-存储器 (2).doc

上传人:miaoshen1985 2021/11/1 文件大小:132 KB

下载得到文件列表

计算机组成原理实验报告-存储器 (2).doc

文档介绍

文档介绍:计算机硬件实验室实验报告
课程名称:
姓 名
章道飞
学 号
30
班 级
0920542
成 绩
设备名称及软件环境
计算机、Proteus仿真软件、模型机仿真软件
实验名称
存储器原理
实验日期
一.实验内容
通过总线系统验证存储器的存储功能。
二.理论分析或算法分析
实验中的静态存储器由2片6116(2K×8)构成,本实验仅使用了一片(8位,另一片是为16位机准备的)。其数据线接至数据总线,地址线由地址锁存器(74273)给出。地址灯MA7-MA0与地址线相连,显示地址线的内容。数据开关经一三态门(74LS245)连至数据总线,分时给出地址和数据。
因地址寄存器为8位,接入6116的地址A7-A0,而高三位A8-A10接地,所以其实际256字节。6116有三个控制线,(片选线)、(读线) (写线)。其写时间与T3脉冲宽度一致。
实验时将T3脉冲接至实验板上时序电路模块的“T3”上,其它电平控制信号由“开关控制电路”的开关模拟,其中“C-G”为低电平有效,“LAR”为高电平有效。
74LS373真值表
E
G
功  能
0
0
直通Qi = Di
0
1
保持(Qi保持不变)
1
X
输出高阻
L——低电平;
H——高电平;
X——不定态;
Q0——建立稳态前Q的电平;
G——输入端,与8031ALE连高电平:畅通无阻低电平:关门锁存。图中OE——使能端,接地。
当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同;
当G为下降沿时,将输入数据锁存。
三.实现方法(含实现思路、程序流程图、实验电路图和源程序列表等)
1、实验总图:
2、实验原理:
3、实验步骤:
(本实验中以1代表高电平,0代表低电平。例如:“C-G=1”,表示将控制开关电路中的代表“C-G”的开关拨为高电平,相应发光二极管亮。“T3=1(单步)”表示按一下“脉冲源及时序电路”中的“单步”按钮,从而给电路中的“T3”端一个脉冲。以后的实验中开关的定义均如此)
写存储器:往存储器的“FF”地址单元写入数据“AA”
-G=1
-INPUT电路为“11111111”
=0
-G=0
8
7
6
5
4
3
2
1
23
22
19
18
21
20
LAR=1
T3=1(单步)
MAR电路地址显示灯显示“11111111”
-G=1
-INPUT电路为“10101010”
=0
-G=0
数据总线显示灯显示“10101010”
WE=1
CE=0
T3=1(单步)
WE=0
(操作)
(操作)
(操作)
(操作)
(显示)
(显示)
(显示)
读存储器;
-G=1
-INPUT电路为“11111111”
=1
-G=0
数据总线显示灯显示“11111111”
LAR=1
T3=1(单步)
MAR地址显示灯显示“11111111”
-G=1
=0
=0
=0
数据总线显示灯显示“10