1 / 86
文档名称:

基于FPGA的嵌入式人脸识别系统设计.pdf

格式:pdf   大小:4,022KB   页数:86页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

基于FPGA的嵌入式人脸识别系统设计.pdf

上传人:459972402 2016/8/7 文件大小:3.93 MB

下载得到文件列表

基于FPGA的嵌入式人脸识别系统设计.pdf

文档介绍

文档介绍:重庆大学硕士学位论文基于FPGA的嵌入式人脸识别系统设计姓名:周阳申请学位级别:硕士专业:信号与信息处理指导教师:何伟 20090603 中文摘要摘要随着微电子技术和计算机科学的发展,人脸识别技术慢慢地从实验室的理论研究,开始变成实际的产品应用到各种领域。 SOPC片上可编程系统和嵌入式系统是当前电子设计领域中最热门的概念。系统选用FPGA平台开发,采用了灿tem的NiosII嵌入式处理器软核和用户自定义逻辑组建成一个片上专用嵌入式系统。本文在综合考虑多种应用情况的基础上,特别是人脸样本需要的海量存储,以网络技术、数据库技术、人脸识别技术和嵌入式系统技术为理论基础,提出了基于C/S原理的系统架构方案。对人脸识别技术中各个环节的原理和算法进行了深入研究,合理地改进和融合了部分人脸识别算法,使之能够满足系统可靠有效的要求;同时为了提高系统的实时性,采用NiosⅡ嵌入式处理器、自定义指令和FPGA 硬件模块实现人脸图像处理主要算法。论文主要包括以下几个方面: 1、采用了基于C/S原理的架构方案,使系统分为通过网络连接的前、后台两部分。 2、使用FPGA、视频解码芯片、网络芯片和其他一些外围芯片电路搭建了一个拥有视频采集和显示,网络连接,按键控制的多功能系统。 3、对人脸图像预处理、特征提取和特征匹配算法原理进行了研究。在样本训练和特征提取算法中,采用了适用于FPGA的改进性2DPCA算法,采用J∞obi过关法求取压缩系数,在缩短训练时间的情况下保证了训练的精度;,使识别率和拒识率得到了大大改善。 4、对软件实现耗时较长的人脸图像预处理算法(即图像中值滤波、不同人脸图像采样成标准人脸图像算法)采用基于FPGA的硬件化,并集成在采集模块中采用流水线方法方式实现。对大量的浮点数运算采用了自定义指令化。在保证系统误识率较低、可靠性高的基础上,大大提高了系统的执行速度。实验结果表明,本文所提出的系统构架有效可行。基于FPGA的自动人脸识别系统在速度、功耗、扩展性等方面具有独特的优势,拥有广阔的发展前景。关键词:人脸识别系统,2DPCA,FPGA,Nios II 英文摘要 Abstract Asnlede、,eloplI嘲t 拼lter science andnlicr0·elec订oIlics,tcclm0109y off如e id训矗cation h鼬丘om theⅡleo巧rcseafCh illthe e tllerealpr0<luCt粕d applied inm锄y丘elds. SOPC(Sy妣m 0nPr0鲫珈nable Chip)觚d Embed system is也emost popm骶 cona砸in me |tifi训0n syStemdesi印ed b嬲e 0n FP(认,is made up ofNiosⅡsoR似)re processor and m锄y1糙r-p)nents. B弱edonⅡ1e锄alysis and co如略ide陷:cionofm锄y kmds ofapplicalio玛especially m嬲s storage ,舭d on thefounda:ti∞of联婀旧rktechnology,da协a∞ tecllllology,f如e identification technology and embedded sys蛐tecllIlology,faCe id硎fication system敏h)pts Clien:t/ theme赶Itime,mrough in—dep也 study锄d re∞arChV撕。瑚嬲pectS ti丘c撕0nari删c andt11eo吼prop甜y inlpr0Ve on bine some f砬ei圳匆aritllmetic t0ma玉【e也e faCeidenti6cation system reliable趾d e晚“ tinlc,me eIllbedded systeIn u∞s 删om-:删。璐趾d 】?onen:ts i11{;teadof∞n靴嘴algodthm for iIllproviI鸣the paper incluI曲smefollowiIlg parts: №u曲ado州崦Clie州S州er stll肭鹏,廿1e蠡lce identific撕onsyst锄 collsistsoffore舯岫d觚d back舯Dund connectcd 、Ⅳork. FPGA,咖Ini—f10聊m SDTV Vide0decoder,f弧t E