1 / 131
文档名称:

电子技术基础(数字部分)第五版答案康华光.doc

格式:doc   大小:2,798KB   页数:131页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

电子技术基础(数字部分)第五版答案康华光.doc

上传人:布罗奇迹 2022/1/26 文件大小:2.73 MB

下载得到文件列表

电子技术基础(数字部分)第五版答案康华光.doc

文档介绍

文档介绍:电子技术基础(数字部分)第五版答案康华光
第一章 数字逻辑****题
1.1数字电路与数字信号
图形代表的二进制数
010110100
1.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)根定理将与或化为与非表达式
LABBCACABBCAC=++=..
4>由已知函数的与非-与非表达式画出逻辑图
第三章****题
MOS逻辑门电路
,试选择一 种最合适工作在高噪声
环境下的门电路。
逻辑门电路的技术参数表
(min)/OHVV
VOL(max)/V
(min)/IHVV
(max)/ILVV
逻辑门A


2

逻辑门B




逻辑门C




解:,以及式()和式(),计算出逻辑门A的
高电平和低电平噪声容限分别为:
NHAV=—=—2V= (min)OHV(min)IHV
(max)NLAV=—=—= (max)ILV(max)OLV
同理分别求出逻辑门B和C的噪声容限分别为:
NHBV=1V
NLBV=
NHCV=1V
NLCV=
电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门C
,计算出它们的延时-功耗积,并确定哪一种
逻辑门性能最好
逻辑门电路的技术参数表
/pLHtn
/pHLtn
/DPmW
逻辑门A
1

16
逻辑门B
5
6
8
逻辑门C
10
10
1
解:延时-功耗积为传输延长时间与功耗的乘积,即
DP= tpdPD
根据上式可以计算出各逻辑门的延时-功耗分别为
ADP =
2PLHPHLtt+
DP=
()
2ns+
16mw=* =
同理得出: BDP=44PJ CDP=10PJ,逻辑门的DP值愈小,表明它的特性愈好,所以逻辑门C的
性能最好.
为什么说74HC系列CMOS与非门在+5V电源工作时,输入端在以下四种接法下都属
于逻辑0: (1)输入端接地; (2); (3)输入端接同类与非门的输
; (4)输入端接10kΩ的电阻到地.
解:对于74HC系列CMOS门电路来说,输出和输入低电平的标准电压值为:
OLV=, ILV=,因此有:
(1) =0< ViILV=,属于逻辑门0
(2) <=ViILV,属于逻辑门0
(3) <<ViILV=,属于逻辑门0
(4)由于CMOS管的栅极电流非常小,通常小于1uA,在10kΩ电阻上产生的压降小于10mV即
Vi<<ILV=,故亦属于逻辑0.
.
解:=AB,L2=BC,L3=D,L4实现与功能,即L4=L1L2L3,而
L=
..
4LE..,所以输出逻辑表达式为L=ABBCDE......
,图中n个三态门的输出接到数据传输总
线,D1,D2,……Dn为数据输入端,CS1,CS2……:
(1) CS信号如何进行控制,以便数据D1,D2, ……Dn通过该总线进行正常传输; (2)CS信号能
否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果
所有CS信号均无效,总线处在什么状态?
解: (1),片选信号CS1,CS2……CSn为高电平有效,当CSi=1时第i个三
态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给CS1,
CS2……CSn端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上.
(2)CS信号不能有