1 / 5
文档名称:

触发器及其应用实验报告.doc

格式:doc   大小:49KB   页数:5页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

触发器及其应用实验报告.doc

上传人:iris028 2020/2/5 文件大小:49 KB

下载得到文件列表

触发器及其应用实验报告.doc

文档介绍

文档介绍:学生实验报告院别电子信息学院课程名称电子技术实验班级无线技术12实验名称触发器及其应用姓名刘灼鹏实验时间2014年5月22日学号20**********指导教师文毅报告内容一、、JK、T和D触发器的逻辑功能。。。二、实验原理介绍触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。1、基本RS触发器图14-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和保持三种功能。通常称为置“1”端,因为=0时触发器被置“1”;为置“0”端,因为=0时触发器被置“0”。当==1时状态保持,当==0时为不定状态,应当避免这种状态。基本RS触发器也可以用两个“或非门”组成,此时为高电平有效。图14-1二与非门组成的基本RS触发器(a)逻辑图(b)逻辑符号基本RS触发器的逻辑符号见图14-1(b),二输入端的边框外侧都画有小圆圈,这是因为置1与置0都是低电平有效。2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚逻辑图如图14-2所示;JK触发器的状态方程为:图14-2JK触发器的引脚逻辑图其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q和为两个互补输入端。通常把Q=0、=1的状态定为触发器“0”状态;而把Q=1,=0定为“1”状态。JK触发器常被用作缓冲存储器,4027是CMOS双JK触发器,其功能与74LS112相同,但采用上升沿触发,R、S端为高电平有效。3、T触发器在JK触发器的状态方程中,令J=K=T则变换为:这就是T触发器的特性方程。由上式有:当T=1时,当T=0时,即当T=1时,为翻转状态;当T=0时,为保持状态。4、D触发器在输入信号为单端的情况下,D触发器用起来更为方便,其状态方程为:其输出状态的更新发生在CP脉冲的上升沿,