文档介绍:2012年上半年《数据库系统工程师》真题
注意:图片可根据实际需要调整大小
卷面总分:49分
答题时间:240分钟
试卷题量:49题
练习次数:2次
单II
正确答案: A
本题解析:
本题考查SMTP协议及相关服务。SMTP传输的邮件报文需采用ASCII进行编码
,默认权限最低的用户组是( )。
users
正确答案: A
本题解析:
本题考查Windows用户权限方面的知识。在以上4个选项中,用户组默认权限由高到低的顺序是:administrators→Power users→users→everyone
,甲对发送的消息附加了数字签名,乙收到该消息后利用( )验证该消息的真实性。
正确答案: A
本题解析:
本题考查数字签名的概念。
数字签名技术是不对称加密算法的典型应用:数据源发送方使用自己的私钥对数据校验和/或其他与数据内容有关的变量进行加密处理,完成对数据的合法“签名”,数据接收方则利用对方的公钥来解读收到的“数字签名”,并将解读结果用于对数据完整性的检验,以确认签名的合法性。数字签名主要的功能是:保证信息传输的完整性,发送者的身份认证,防止交易中的抵赖发生。
( )。
正确答案: D
本题解析:
可用性是指网络系统、网络元素或网络应用对用户可利用的时间的百分比。如果用平均无故障时间(MTBF)来度量网络元素的故障率,可用性=MTBF/(MTBF+MTTR)其中MTTR为平均维修时间。
,主存地址与Cache地址之间的转换工作由( )完成。
正确答案: A
本题解析:
本题考查高速缓冲存储器(Cache)的工作特点。提供“高速缓存”的目的是为了让数据存取的速度适应CPU的处理速度,其基于的原理是内存中“程序执行与数据访问的局部性行为”,即一定程序执行时间和空间内,被访问的代码集中于一部分。为了充分发挥高速缓存的作用,不仅依靠“暂存刚刚访问过的数据”,还要使用硬件实现的指令预测与数据预取技术,即尽可能把将要使用的数据预先从内存中取到高速缓存中。一般而言,主存使用DRAM技术,而Cache使用昂贵但较快速的SRAM技术。目前微计算机上使用的AMD或INTEL微处理器都在芯片内部集成了大小不等的数据高速缓存和指令高速缓存,通称为L1高速缓存(L1?Cache,即第一级片上高速缓冲存储器);而比L1容量更大的L2高速缓存曾经被放在CPU外部(主板或者CPU接口卡上),但是现在已经成为CPU内部的标准组件;更昂贵的顶级家用和工作站CPU甚至会配备比L2高速缓存还要大的L3高速缓存。
,合同约定M使用一项在有效期内的美国专利,但该项美国专利未在中国和其他国家提出申请。对于M销售依照该专利生产的产品,以下叙述正确的是( )。
,M需要向L支付专利许可使用费