1 / 24
文档名称:

毕业设计论文电子秒表毕业设计.docx

格式:docx   大小:445KB   页数:24页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

毕业设计论文电子秒表毕业设计.docx

上传人:小雄 2022/4/22 文件大小:445 KB

下载得到文件列表

毕业设计论文电子秒表毕业设计.docx

文档介绍

文档介绍:第一章、设计要求及要求 2
第二章、方案论证 3
第三章、设计的具体体现 5
1电子秒表的基本组成 5
5
5
第四章、单元电路设计 7
1、电源 7
、由NE555P组成铝电解 电容,线性稳压器选用MC7806 (输出电压6V、输出电流1A、最小失稳电压3V)。上述 元器件都是最常用的,电子市场上极易买到,总成本大约十几元(按零售价格计算)。 交流电源变压器的输出电压有效值为交流9V,,整流滤波后成为 -,考虑到电网电压按标准会有±10%的波 动,-
图(4-1)电源原理图
、由NE555P组成的多谐振荡器(多谐振荡器)
ne555是一种应用特别广泛作用很大的的集成电路,属于小规模集成电路,在很多电子 产品中都有应用。ne555的作用是用内部的定时器来构成时基电路,给其他的电路提供时序 脉冲。ne555时基电路有两种封装形式有,一是dip双列直插8脚封装,另一种是sop-8小 型(smd)封装形式。其他hal7555、lm555、ca555分属不同的公司生产的产品。内部结构 和工作原理都相同。

555内部结构及引脚如下图所示:
-7-
-8-
图(4-2-1) 555内部结构及引脚图
它的各个引脚功能如下:
1脚:外接电源负端VSS或接地,一般情况下接地。
8脚:外接电源VCC, ~ 16V, CMOS型时基电路VCC 的范围为3~18V。一般用5V。
3脚:输出端Vo
2脚:低触发端
6脚:TH iWj触发端
4脚:是直接清零端。当端接低电平,则时基电路不工作,此时不论、TH处于何电平,时 基电路输出为“0”,该端不用时应接高电平。
5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端 不用时,,以防引入干扰。
7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。
(A)、555时钟电路可以构成多谐振荡器,真值表如下:
555功能真值表
RST
THR
TRI
OUT
TD
0
X
X
0
导通
1
>2\3VCC
>1\3VCC
0
导通
1
<2\3VCC
>1\3VCC
不变
不变
1
<2\3VCC
<1\3VCC
1
截止
1
>2\3VCC
<1\3VCC
1
截止
-7-
-8-
4. 5计数及译码显示
13
12
注明:6脚为THR,触发器输入端,低电平有效。
2脚为TRL阀值输入端,高电平有效。4脚为RST,总复位端,低电平有效。
7脚为DIS,放电端。5脚为CON,控制端。1脚接地,8脚接电源。
3脚为输出端。TD为内部三极管。
(B)时钟信号产生电路
图(4-2-2) 555组成的多谐振荡器
NE555定时器是一种电路结构简单、使用方便灵活、用途广泛的多功能电路。利用闭 合回路的反馈作用可以产生自激振荡。TTL电路延迟时间短,难以控制频率。电路接入RC 回路有助于获得较低的振荡频率,由于门电路的作用时间极短,TTL电路自有几十纳秒, 所以想获得稍低一些的振荡频率式很困难的,而且频率不易调节。在电路中接入RC电路可 以有助于获得较低的振荡频率,而且通过改变R, C的数值可以很容易实现对频率的调节。
振荡电路是数字秒表的核心部分,电容充放电的速度决定了电路的振荡频率Ri -R2 -C 决定了多谐振荡器的周期,即决定了形成的方波的频率利用闭合回路中的负反馈作用可以 产生自激振荡,利用闭合回路中的延迟负反馈作用也能产生自激振荡,只要负反馈作用足 够强。为了得到频率更加准确的频率信号,加入了电容和电阻, ,电阻为100K欧姆。
4. 5计数及译码显示
13
12
3基本RS触发器
74ALS00M
4. 5计数及译码显示
11
12
图(4-3)基本RS触发器
用集成与非门构成基本RS触发器,属低电平直接触发的触发器,有直接置位、复位的 功能。它的一路输出作为单稳态触发器的输入,另一路输出作为与非门的输入控制信号。 按动按钮开关J1 (