1 / 5
文档名称:

东南大学数字电路实验报告(四).docx

格式:docx   大小:18KB   页数:5页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

东南大学数字电路实验报告(四).docx

上传人:文档百货 2022/5/16 文件大小:18 KB

下载得到文件列表

东南大学数字电路实验报告(四).docx

文档介绍

文档介绍:东南大学数字电路实验报告(四)
数字逻辑电路实验
简易数字钟
日期:2022年12月6日地点:104
姓名:学号:
审阅教师:得分:
一、实验目的
(1)掌握

东南大学数字电路实验报告(四)
数字逻辑电路实验
简易数字钟
日期:2022年12月6日地点:104
姓名:学号:
审阅教师:得分:
一、实验目的
(1)掌握时序逻辑电路的一般设计过程;
(2)掌握时序逻辑电路的时延分析方法,了解时序电路对时钟信号相关参数的基本要求;(3)掌握QuartusⅡ
二、实验原理
特点外引线排列图
?用于快速计数的内部超前进位

?用于n 位级联的进位输出
?同步可编程序
?有置数控制线
?二极管箝位输入
?直接清零


?同步计数
典型参数:
f 工作频率=32MHz
Pd=93mW
说明:
这种同步可预置十进计数器是由四个D 型触发器和若干个门电路构成,内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能。对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作。这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器。
这种计数器是可全编程的,即输出可预置到任何电平。当预置是同步时,在置数输入上将建立一低电平,禁止计数,并在下一个时钟之后不管使能输入是何电平,输出都与建立数据一致。清除是异步的(直接清零),不管时钟输入、置数输入、使能输入为何电平,清除输入端的低电平把所有四个触发器的输出直接置为低电平。
超前进位电路无须另加门,即可级联出n 位同步应用的计数器。它是借助于两个计数使能输入和一个动态进位输出来实现的。两个计数使能输入(ENP 和ENT)计数时必须是高电平,且输入ENT 必须正反馈,以便使能动态进位输出。因而被使能的动态进位输出将产生一个高电平输出脉冲,其宽度近似等于QA 输出高电平。此高电平溢出进位脉冲可用来使能其后的各个串联级。使能ENP 和ENT 输入的跳变不受时钟输入的影响。


电路有全独立的时钟电路。改变工作模式的控制输入(使能ENP、ENT 或清零)纵使发生变化,直到时钟发生为止,都没有什么影响。计数器的功能(不管使能、不使能、置数或计数)完全由稳态建立时间和保持时间所要求的条件来决定。
三、实验设计
数字逻辑电路实验