1 / 20
文档名称:

pcblayout线宽与电流.doc

格式:doc   大小:115KB   页数:20页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

pcblayout线宽与电流.doc

上传人:agxk4f17 2017/5/24 文件大小:115 KB

下载得到文件列表

pcblayout线宽与电流.doc

文档介绍

文档介绍:PCB 线宽与电流的关系表 2 010-1 0-21 10:35 :27| 分类: 工作学****标签: pcb 信号布线差分电路|字号大中小订阅. [2010 -6-7 1:06: 00| By: j jwzd ] PCB 设计铜铂厚度、线宽和电流关系表铜厚/35 um 铜厚/50um 铜厚/70um 电流(A) 线宽(m m) 电流(A) 线宽(mm) 电流(A)线宽( mm) 也可以使用经验公式计算:×线宽(W)=A 以上数据均为温度在25℃下的线路电流承载值. 导线阻抗: 05× L/ W( 线长/线宽) 电流承载值与线路上元器件数量/焊盘以及过孔都直接关系[Z T]主板的各种类型信号的基本走线要求首先在做图之前应对一些重要信号进行 Spa ce设置和一些线宽设置,如果客没有 Lay outgu aid, 这就要求我们自已要有这方面的经验,,一般情况下我们要注意以下信号的基本走线规则: 1、 C PU 的走线: CP U的走线一般情况下是走 5/10 Cont rol 线间距要稍大些,在 20m il左右, <1> Data 线( 0-63 )64根; <2 >Addr ess 线( 3-31 ) REQ( 0-4) 等<3> Contr ol线(一般分布在 d ata 线和 Addre ss线的中间) Data 线走线时每 16根线为一组走在一起,走同层。(0 -15 )( 16-3 1)(3 2-47 )(48- 63)且每组分布 2-3根控制线, Addr ess 线走线时每 16根为一组走在一起,走同层,所不同的是 Ad dress 线是从( 3 -31 )前面( 0-2 )没有。一般分 2组, <1> (3-1 6)加5根 REQ 的线, 18根; <2 > (17 -31) 16根; C PU 信号走线时还应与其他信号用 20-30 mil 的G ND 线分开,如 DDR 的信号, 以方便打 VI A下内层 G ND, 起到包地的作用。 2、 DDR 信号: DDR 的线除 Co ntrol 线外,一般也是走 5/10 Contr ol线要保持 20mi l的线距, 和 CPU 一样也主要分为以下 3类: <1 >Data 线( 0-6 3)64根<2 >Addr ess 线( 0-13) 另外还有一些其他名字的 addr ess 信号线, < 3>Con trol 线(一般分布在 data 和 addre ss的线中间) D ata 线走线时每 8根为一组另加 DQM,D QS2 根C ontro l线走在一起,走同层, 主要分组方式为: MD ( 0-7) 加 DQM0 D QS0 MD (8 -15) 加 DQM 1D QS 1 MD ( 16-23 )加 DQM 2 DQS 2 MD (24-3 1)加 DQM 3 DQS 3 MD (32-3 9)加 DQM 4 DQS 4 MD (40- 47) 加 DQ M5 DQS 5 MD (48 -55) 加D QM 6 DQ S6 MD (5 6-63) 加 DQM 7D QS 7 Addre ss线尽量全部走在一起; 另外 DDR 部分还有 3对C LK 线如果是双通道的 DDR 则有6对 CL K线, CL K配对走, 与其他信号应至少保持 20mil 以上的间距。 DD R和 CPU 一样也应与其他信号用 20-3 0mil 的 GND 信号隔开,主要是 CPU 和 AGP 的信号 3、 CLK 信号: CL K信号是主板当中最为重要的信号,一般大至有以下几种: <1 >200 兆<2> 100 兆<3>6 6兆<4>48 兆< 5>16 兆一般前 2种主要是用于 CP U和 NB当中, 为高频 CL K线,应至少保持 25 mil 以上的间距,配对走,一般走 5/7 , 第3种主要用于 D DR 和SB当中, 走 20/7 /5/7/ 20,第 4种一般用于 PCI 和 AGP 当中,走 2 0/7/5 /7/20 ,第 5种一般用得很少,主要是用于一些小的 IC. 和A UDIO 部分,这种 CLK 相对前几种要稍显得不是那么的重要, 走 15