1 / 3
文档名称:

实验四运算器实验报告.doc

格式:doc   大小:716KB   页数:3页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验四运算器实验报告.doc

上传人:mh900965 2018/2/24 文件大小:716 KB

下载得到文件列表

实验四运算器实验报告.doc

文档介绍

文档介绍:实验步骤
选择实验设备:根据实验原理图,将所需要的组件从组件列表中拖到实验设计流程栏中。
:将已选择的组件进行连线(鼠标从一个引脚的端点拖动到另一组件的引脚端,即完成连线)。实验界面与算术逻辑运算实验类似,不同的是,左边的74LS181的15号引脚接灯泡,,表示无进位,.
.
实验4 移位运算实验
实验目的
掌握移位寄存器的工作原理及其应用。熟悉移位寄存器的逻辑功能及实现各种移位功能的方法。
实验设备
74LS194组件一片,单脉冲一个,开关若干,灯泡若干
实验原理
移位寄存器是一种由触发器连接组成的同步时序电路,每个触发器的输出连到下一级触发器的数据输入,所有触发器共用一个时钟脉冲源,在时钟脉冲的作用下,存储在移位寄存器中的二进制信息,逐位左移或右移。移位寄存器原理框图
在上图中,每一个方框A、B、C、D代表一位寄存器。如果移位寄存器原状态为1000,A输入接地,每送一个CP时钟之后,数码“1”由A―D的方向移动一位,若逐级移动,它就实现了寄存器的串行输入――串行输出的移位工作方式。
实验步骤
1选择实验设备:根据实验原理图,将所需要的组件从组件列表中拖到实验设计流程栏中。
2搭建实验流程:将已选择的组件进行连线,搭建好的实验流程图如图5所示。
3. 验证74LS194双向移位寄存器的逻辑功能。
芯片引脚如下: 0-3号引脚是4个并行输入端A~D, 4,5号是和右移输入端DSR和左移输入端DSL, 6、,8号是复位端RD(低电平有效)为“异步清零”输入端,9、10号引脚分别是CP时钟脉冲和电源信号,11-14号为QA~QD输出端,15号引脚是接地端。它能实现清零,存数,.
①清零:给RD一个低电平,则清除原寄存器中的数码,实现QA、QB、QC、QD清零。
②存