1 / 7
文档名称:

嵌入式-2410最小系统设计.doc

格式:doc   大小:176KB   页数:7页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

嵌入式-2410最小系统设计.doc

上传人:漫山花海 2019/3/19 文件大小:176 KB

下载得到文件列表

嵌入式-2410最小系统设计.doc

文档介绍

文档介绍:S3C2410最小系统设计姓名:班级:0学号:课程:AS3C2410最小系统设计【摘要】介绍了以嵌入式芯片S3C2410为核心的最小嵌入式系统构建方法,给出了S3C2410的电源电路、晶振电路、复位电路等硬件组成,还介绍了自制的小型LCD程序设计。【abstract】AmethodofbuildingminimumembeddedsystembasedonS3C2410isintroduced,andpowersupplycircuits,position,alsointroducedhomemadesmallTFT-LCDprogramming。一、基于S3C2410的TFT-,I/。VDDi/;VDDalive引脚是功能复位和端口状态寄存器电压。,用电池供电保证系统掉电后保持实时时钟。VDDOP引脚是I/;VDDMOP引脚是存储器I/O端口电压;还有一系列VSS引脚需要接到电源地上。电源电路图如下:,有2个锁相环,其中MPLL能够产生CPU主频FCLK、AHB总线外设时钟PCLK;UPLL产生USB模块时钟。OM3、OM2都接地时,主时钟源和USB模块时钟源都由外接晶振产生。在XTIpll和XTOpll之间连接主晶振,可以选择12MHz晶振,通过内部寄存器的设置产生不同频率的FCLK、HCLK和PCLK;,同时在MPLLCAP和UPLLCAP也要外接5pF的环路滤波电容。晶振电路图如下:,nreset上给4个FLCK时间的低电平后就可以复位,可设计如下图所示的复位电路,该复位电路的工作原理为:在系统上电时,通过电阻R108向电容C162充电,当C162两端的电压未达到高电平的门限电压时,reset端输出为高电平,系统处于复位状态;当C162两端的电压达到高电平的门限电压时,reset输出端为低电平,系统进入正常工作状态。当用户按下reset时,C162两端的电荷被泄掉,reset输出端为高电平,系统进入复位状态。再重复以上的充电过程,系统进入正常工作状态。,利用边界扫描链可以实现对芯片的输入/输出进行观察和控制,扫描链的控制是通过TAP控制器完成的。TAP总共有5个信号接口TCK、TMS、TDI、TDO和TRST。其中前4个是输入信号接口,最后1个是输出信号接口。-LCD驱动电路设计TFT-LCD驱动电路的主体部分由多路电压源、能够给出正确数字逻辑信号的电路以及为了看到显示画面而设计的背光驱动电路构成,另外,不同的液晶显示器因为内部电路的差别还需要一些不同的外围附属电路。,需要外部提供数字电压和模拟电压。另外,为了完成数据扫描,需要TFT