1 / 16
文档名称:

组合逻辑电路实验研究分析.doc

格式:doc   大小:688KB   页数:16页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路实验研究分析.doc

上传人:雾里行舟 2019/4/18 文件大小:688 KB

下载得到文件列表

组合逻辑电路实验研究分析.doc

文档介绍

文档介绍:肆实验四组合逻辑电路实验分析蒁艿一、;***;、全加器的逻辑功能。螈二、;、全加器的工作原理;(险象)的种类、产生原因,如何消除?蒂三、,实现某种功能的电路,它在任意时刻的输出,仅取决于该时刻输入信号的逻辑取值,而与信号作用前电路原来的状态无关。,写出其输入与输出之间的逻辑函数表达式或真值表,从而确定该电路的逻辑功能。其分析步骤为:(1)实际情况下,由于器件的延时效应,在一个组合电路中,输入信号发生变化时,输出出现瞬时错误的现象,把这现象叫做组合电路中的冒险现象,简称险象。这里研究静态险象,即电路达到稳定时,出现的险象。可分为0型静态险象(如图4-1)和1型静态险象(如图4-2):精品文档收集整理汇总薁图4-10型静态险象蚀其输出函数Y=A+,在电路达到稳定时,即静态时,输出Y总是1。然而在输入A变化时,输出Y的某些瞬间会出现0,Y出现窄脉冲,存在有静态0型险象。精品文档收集整理汇总虿袆羃腿葿蚃图4-21型静态险象肂其输出函数Y=A+,在电路达到稳定时,即静态时,输出Y总是O。然而在输入A变化时,在输出Y的某些瞬间会出现1,Y出现窄脉冲,存在有静态1型险象。精品文档收集整理汇总薈(2)进一步研究得知,对于任何复杂的组合逻辑电路,只要能成为A+或A的形式,必然存在险象。为了消除险象,通常用增加校正项的方法,如果表达式中出现A+形式的电路,校正项为被赋值各变量的“乘积项”;表达式中出现A形式的电路,校正项为被赋值各变量的“和项”。精品文档收集整理汇总腿例如:逻辑电路的表达式为Y=B+AC;当B=C=1时,Y=+A,Y正常情况下,稳定后应输出1,但实际中出现了0型静态险象。这时可以添加校正项BC,则YB+AC+精品文档收集整理汇总螅BC=+A+1=1,从而消除了险象。莄四、-、、测试用与非门74LS00组成的半加器的逻辑功能蚁(1)写出图4-3的逻辑表达式蒆薃蚁肁膆蚅羃图4-3由与非门74LS00组成的半加器电路薀(2),并写出最简函数表达式袇(3)根据图4-3,在实验箱上选定两个14脚的插座,插好两片74LS00,并接好连线,A,B两输入接至逻辑开关的输出插口。S,C分别接至逻辑电平显示输入插口。按表4-2的要求进行逻辑状态的测试,将结果填入表4-2,与表4-1进行比较,看两者是否一致。=C=、测试用异或门74LS86和与非门74LS00组成的半加器的逻辑功能,填入表4-3芆A螁B蒁S芈C羆0袂0蕿螈蒃0羄1羁***-4异或门和与非门组成的半加器S=C=蚃Ai肁Bi薈Ci-、测试用异或门74LS86、与非门74S00和或非门74LS02组成的全加器的逻辑功能蝿袅图4-5全加器逻辑电路(1)根据逻辑电路写出全加器的逻辑函数表达式,并化为最简。Si=Si=(2)按图4-5连线,Ai、Bi、Ci的值按表4-4输入,观察输出Si、Si的值,。(1)按图4-6接线,当B=C=1时,A输入矩形波(f=1MHZ以上),用示波器观察、记录Y波形。(2)用添加校正项的方法消除险象。画出校正后的电路图,观察、记录校正后Y输出波形。图4-6险象的消除六、、图表,并对实验结果进行分析讨论。。。七、+5V,电源极性绝对不允许接错。,要认清定位标记,不得插反。,先用万用表测量导线是否导通。