1 / 3
文档名称:

《二进制计数器》.doc

格式:doc   大小:157KB   页数:3页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

《二进制计数器》.doc

上传人:q1188830 2019/11/23 文件大小:157 KB

下载得到文件列表

《二进制计数器》.doc

文档介绍

文档介绍:二进制计数器二进制计数器就是按二进制计数进位规律进行计数的计数器。由n个触发器组成的二进制计数器称为n位二进制计数器,它可以累计=N个有效状态。N称为计数器的模或计数容量。若n=1,2,3…,则N=2,4,8…,相应的计数器称为模2计数器,模4计数器和模8计数器。,讨论二进制同步计数器。74LS161是4位二进制同步计数器,其功能表见表1。表174LS161功能表输入输出ETEPCPD0D1D2D3Q3Q2Q1Q00××××××××10××↑d0d1d2d31111↑××××110××××××11×0×××××0000d0d1d2d3计数保持保持74LS161的功能及特点:(1)74LS161有异步置“0”功能。当清除端为低电平时,无论其它各输入端的状态如何,各触发器均被置“0”,即该计数器被置0。(2)74LS161的计数是同步的,即4个触发器的状态更新是在同一时刻(CP脉冲的上升沿)进行的,它是由CP脉冲同时加在4个触发器上而实现的。(3)74LS161有预置数功能,预置是同步的。当为高电平,置入控制端为低电平时,在CP脉冲的上升沿作用下,数据输入端D3~D0上的数据就被送至输出端Q3~Q0。如果改变D3~D0端的预置数,即可构成16以内的各种不同进制的计数器。(4)74LS161有超前进位功能,即当计数溢出时,进位端C输出一个高电平脉冲,其宽度为一个时钟周期,见波形图1(b)所示。、、ET和EP均为高电平时,计数器处于计数状态,每输入一个CP脉冲,就进行一次加法计数。详见该计数器的状态图1(a)。(5)ET和EP是计数器控制端,只要其中一个或一个以上为低电平,计数器保持原态,只有两者均为高电平时,计数器才处于计数状态。(a)(b)图174LS161集成计数器图2所示为74LS161引