1 / 2
文档名称:

实验2组合逻辑电路实验分析.docx

格式:docx   大小:31KB   页数:2页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验2组合逻辑电路实验分析.docx

上传人:dlmus1 2022/3/20 文件大小:31 KB

下载得到文件列表

实验2组合逻辑电路实验分析.docx

文档介绍

文档介绍:实验二组合逻辑电路实验分析
一、实验目的
掌握组合逻辑电路的分析方法与测试方法。
了解组合电路的冒险现象及其消除方法。
二、实验设备与器材
数字电路实验箱
双踪示波器
万用表
CD4011X2
CD4030CD4071各一实验二组合逻辑电路实验分析
一、实验目的
掌握组合逻辑电路的分析方法与测试方法。
了解组合电路的冒险现象及其消除方法。
二、实验设备与器材
数字电路实验箱
双踪示波器
万用表
CD4011X2
CD4030CD4071各一个三、实验内容
组合逻辑电路的分析是根据所给的逻辑电路,按逻辑门的连接方式,逐一写出相应的逻辑表达式,列出真值表,并画出卡诺图,判断能否简化。
1、分析测试半加器的逻辑表达式
写出测试半加器的逻辑表达式
图1与非门组合成的半加器电路(2)根据表达式列出真值表,并画出卡诺图判断能否简化表1
A
B
Z1
Z2
Z3
S
C
0
0
0
1
1
0
1
1
(3)根据图1,在实验箱选定两个14P插座,插好两片CD4011并接好联机,A、B两输入接至逻辑开关的输出插口。S、C分别接至逻辑电平显示输入插口。按下表2的要求进行逻辑状态的测试并将结果填入表中,同时与上面真值表进行比较,两者是否一致。
表2
A
B
S
C
0
0
0
1
1
0
1
1
2、分析、测试用异或门和非门组成的半加器逻辑电路
异或门CD4030和与非门CD4011组成的半加器逻辑电路如图2所示,根据半加器的逻辑表达式可知,半加器的和S是A、B的异或,而进