1 / 30
文档名称:

逻辑门与组合逻辑.ppt

格式:ppt   大小:1,734KB   页数:30页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

逻辑门与组合逻辑.ppt

上传人:卓小妹 2022/7/12 文件大小:1.69 MB

下载得到文件列表

逻辑门与组合逻辑.ppt

文档介绍

文档介绍:关于逻辑门与组合逻辑
第一张,共三十张,创建于2022年,星期一
逻辑门
TTL (Transistor-Transistor-Logic)门 :
用晶体管制作。
特点:速度快、负载能力强,

当E = 0时, F = A。表示数据可以从输入端传向输出端。
当 E =1时,无论A为何值,上管和下管均为截止,输出端呈高阻态。输入端与输出端被隔离。
三态门通常用于多路数据的切换。
第十一张,共三十张,创建于2022年,星期一
门电路的主要外特性参数
开门电平VON与关门电平VOFF
输出高电平VOH与输出低电平VOL
扇入系数Nr
扇出系数Nc
VON: 使输出达到标准低电平时,应在输入端施加的最小电平值;
VOFF: 使输出达到标准高电平时,应在输入端施加的最大电平值。
VON与VOFF的差距越大,抗干扰能力越强,但所需驱动信号的幅度越大。
VOH :输入端接低电平、输出端开路时,器件输出的实际电平值;
VOL :输入端接高电平、输出端开路时器件输出的实际电平值。
Nr: 器件的输入端数目。一般为1~5,最多不超过8。
若器件的输入端不够,可采取级联的方式扩展;若器件有多余的输入端,则应在保证所需逻辑功能的前提下,将多余的输入端接“地”或接高电平。
Nc:输出端最多能驱动其它同类门的输入端的个数。标准TTL门为8。
第十二张,共三十张,创建于2022年,星期一
平均时延tPD
tPD:信号通过实际逻辑门时,输出信号滞后于输入信号的平均时间。
从输入波形上升沿的50%处,到输出波形下降沿的50%处之间的时间间隔定义为前沿延迟tPLH,定义tPHL为类似的后沿延迟,则平均时延为:
平均时延反映了门电路的工作速度。
第十三张,共三十张,创建于2022年,星期一
正逻辑与负逻辑
负逻辑:用高电平 H 表示逻辑值“0”,用低电平 L 表示逻辑值“1”。
问题:正逻辑下的与门 ,在负逻辑下是什么门?
A B
F
L L
L
L H
L
H L
L
H H
H
A B
F
0 0
0
0 1
0
1 0
0
1 1
1
A B
F
1 1
1
1 0
1
0 1
1
0 0
0
与门电路
用电平表示与门的功能。
注意:不管是正逻辑还是负逻辑,电平关系是一样的。
用正逻辑描述与门的逻辑功能,结果为与运算。
用负逻辑描述“与门”的逻辑功能。结果为或运算。
结论:正逻辑下的与门 ,在负逻辑下却实现或逻辑运算。
第十四张,共三十张,创建于2022年,星期一
照此分析,可得如下结论:
正逻辑下的或门 ,在负逻辑下实现与运算;
正逻辑下的非门 ,在负逻辑下仍然实现非运算。
为便于区分采用何种逻辑,在逻辑符号的输入端上加一个小圆圈表示负逻辑下的门电路符号。
常用逻辑门的正逻辑和负逻辑符号如下:
正逻辑
负逻辑
或门
与门
与门
或门
与非门
或非门
或非门
与非门
异或门
同或门
第十五张,共三十张,创建于2022年,星期一
组合逻辑电路分析
目的:已知一个逻辑电路,找出其输入与输出之间的逻辑关系,从而了解
电路的逻辑功能。进一步地,还可以评价其设计方案的优劣,改进
和完善电路的结构;
基本分析方法
例 给定逻辑电路如图,分析其功能,并作出评价。
给定逻辑电路图
在图中标出有关中间量
从输入端开始逐级写出函数表达式
第十六张,共三十张,创建于2022年,星期一
化为最简与或表达式
列出真值表
A B C
F
0 0 0
0
0 0 1
0
0 1 0
0
0 1 1
1
1 0 0
0
1 0 1
1
1 1 0
1
1 1 1
1
分析电路的逻辑功能
分析:
A、B、C 三人对某事
件进行表决
同意用“1”表示;
不同意用“0”表示。
表决结果为F
F = 1:该事件通过;
F = 0:该事件未通过。
结论:多数表决逻辑。
第十七张,共三十张,创建于2022年,星期一
半加器