文档介绍:西安电子科技大学
硕士学位论文
DDR/DDR2接口的FIFO设计
姓名:李原
申请学位级别:硕士
专业:控制理论与控制工程
指导教师:马伯渊
20090101
摘要为了满足现代电子领域对于大容量、高速度存储介质的需要,存储介质需要更完善的接口控制模块和更便利的使用方式。本论文所构建的模块系统是一种行之有效的使用手段,已应用于中兴北研所多个传输类项目之中。本文首先介绍了选题背景、国内外研究现状和论文的主要工作,接着对娲⑸璞傅脑砗头⒄构探屑蚪椋⒔樯芰薉慕涌谑序,分析了其在系统中的位置、功能和作用,在此基础上提出了设计方案规划。之后着重叙述了基于甀系列的接口的工程设计,对于主控核心单元、数据输入单元和数据缓存单元进行了单独的模块化分析,并且对主要模块进行了功能仿真,归纳问题。接着通过使用砑教ń在线调试,分析问题并提出相关关键技术问题及解决方法。通过本系统模块的开发和调试,实现了一种特性的存储介质接口装置,便捷了对复杂时序接口的大容量、高速存储介质的应用。关键词:,
.,琣,琱猻,瞭琽猯現現甀··珼,
导师虢珥本人签名:二查日期立韭事业日期丝争忆查匿本学位论文属于保密,在一年解密后适用本授权书。£:西安电子科技大学学位论文独创性虼葱滦声明关于论文使用授权的说明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中做了明确的说申请学位论文与资料若有不实之处,本人承担一切的法律责任。本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究结合学位论文研究课题再撰写的文章一律署名单位为西安电子科技大学。C艿穆畚脑诮饷芎笞袷卮斯娑日期明并表示了谢意。生在校攻读学位期韭畚墓ぷ鞯闹J恫ǖノ皇粑靼驳缱涌萍即笱АQS腥ū留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容,可以允许采用影印、缩印或其它复制手段保存论文。同时本人保证,毕业后本人签名:
第一章绪论选题背景国内外研究现状如今,在计算机、通讯、信息处理及其它电子领域内,对高速大容量的存储介质需求是越来越大。在这种势头下,近年来约癚等高速大容量存储介质迅速发展。目前,中兴通讯北京研究所的业务类单板已经普遍采用作为业务处理的核心器件,而且随着处理业务越来越复杂,高速度、大容量的列存储器也成为许多单板的必选【俊此ū妒萋释蕉婊梦蚀娲⑵鳎挠诺闶谴娲⑷萘大、成本低、接口成熟,而且并行突发访问时,可以达到较高的访问速率。随着支持时钟频率的升高,依次有霰曜迹涌谑毙蚧一致,电气特性相差比较大。然而,这类存储介质的应用受到一些因素的限制,目前业界对信号的处理方式普遍还是采用时钟单边沿触发,而这类存储介质为了提高数据传送,一般都采用时钟双沿触发的方式。其次,这类存储介质接口时序复杂,数据传送时不可避免的会浪费一些时钟周期。即使采用厂商提供的,在与内部逻辑接口互连时一般也不能实现直接对接。为此,需要设计一种特性的存储介质接口方法和装置。从而可充分利用现有的技术解决方案对上述问题进行处理,通过引入本装置,实现存储介质具有特性的接口。这种具有特性的黑盒接口的优势在于以下几点:涌谛藕欧浅<虻ィ和接嗨啤4佣岣吡瞬僮餍阅埽跎倭斯芾沓杀尽支持多通道系统,灵活提供用户所需的多通道信息交流。本课题来源于中兴通讯公司传输事业部项目组,目的在于开发一种传输特性的存储介质接口方法,实现业务信息交流的更加便捷与快速。在目前需求量最大的计算机领域,处理器内核实际上集成了单通道産腄内存控制单元,!内核当中的内存总线位宽实际上是籦
中用来进行数据传输,.“双通道”,囊馑是这种内存带宽在/,等效于魽单通道碓./哪诖孀芟呒芄埂未来用于移动平台的处理器将内建内存控制器,以进一步提升整体性能,同时还会有双核和技术,而稍微低端一点的也将会内建内存控制器,但不会有双核心的版本,而未来最低端的内存控制器,同时支持砟芰Γ饨ù蠓嵘乱淮鶤移动平台的内在嵌入式系统领域,隢嘉狝的高密度与,提供经过硬件验证的甅涌冢个接口结合了淖远W糄隢娜üδ蹹刂破骱诵模谧罡叩哪诖娲淞渴保纱蠓丶蚧疍接口设计。丫罴鸦员阍诖怼⒌缪褂胛露缺涠讨刑供卓越的性能,它可支持完整的技术文件、软件与工具、核心、展示版、特性描述报告与仿真模型等组合,都可用于协助设计师成功地进行慕涌谏杓啤淖远W糄户合作计划来供应,客户可以联系他的业务代表来参与