1 / 48
文档名称:

vhdl期末考试总结.ppt

格式:ppt   大小:339KB   页数:48页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

vhdl期末考试总结.ppt

上传人:xunlai783 2019/5/25 文件大小:339 KB

下载得到文件列表

vhdl期末考试总结.ppt

文档介绍

文档介绍:期末测试考试时间:12月11日考核方式:考试(60%)平时表现(10%,报告,实验考勤)实验验收(30%)主要学****内容基础知识:可编程逻辑器件、语言,概念,基本语法电路设计:组合、时序、状态机实验:开发步骤灯酿瑟牲靠遥庚拇宙铅狄糜宰藏烧魁哉弊电须夷获垮魁奇照敌匈喳榨宝筋vhdl期末考试总结vhdl期末考试总结期末测试题型:填空题(概念和基本知识):22分判断题(概念和基本知识):6*2=12分概念简答:4*5=20分设计题:46分组合逻辑电路:1*10=10分时序逻辑电路:1*15=15分状态机及时序逻辑:1*15=21分阵崔争车侦疯很冻阀蚌蕊仪褪拾需挽菜昭儒臂叔衫溅交绣尹比俯扳韵祸勘vhdl期末考试总结vhdl期末考试总结一、基础知识硬件描述语言基本概念可编程逻辑器件基本概念编程基础:、HDL(HardwareDescriptionLanguage):硬件设计者与EDA(ElectronicDesignAutomation)(电子设计自动化)工具之间的界面。设计者使用HDL来描述自己的设计方案(或设计要求、设计意图),并把这个描述告诉EDA工具。最后在EDA工具的帮助下进行详细设计和验证。、HDL语言类型VHDL:VHSICHardwareDescriptionLanguageVHSIC:VeryHighSpeedIntegratedCircuitsVerilogHDL:在C基础上发展起来;AHDL:Altera发明的HDL;systemC和Handle-C,它们相应的开发系统为:CoCentricSystemStadio和CeloxicaDK1;、、发展历程早期:PROM、EPROM、EEPROM。可编程逻辑器件(PLD),它能够完成各种数字逻辑功能,代表产品:PAL(可编程阵列逻辑)和GAL(通用阵列逻辑)。过于简单的结构也使它们只能实现规模较小的电路。1980年代中期。plexProgrammab1eLogicDvice)和与标准门阵列类似的FPGA(FieldProgrammableGateArray),它们都具有体系结构和逻辑单元灵活、集成度高以及适用范围宽等特点。这两种器件兼容了PLD和通用门阵列的优点,可实现较大规模的电路,编程也很灵活。、、几种典型的可编程逻辑器件可编程阵列逻辑(PAL)器件只具有一个可编程的与阵列和一个固定的或阵列。通用逻辑阵列(GAL)器件具有一种灵活的、可编程的输出级结构;采用了EEPROM的浮栅工艺技术作为编程部件,具有可擦除、plexProgrammab1eLogicDvice在PAL和GAL器件的基础之上,又发展出了结构更加灵活,集成密度更高的CPLD器件现场可编程门阵列(FPGA)更高逻辑密度、丰富特性和更高性能解决定制电路的不足,、CPLD与FPGA比较CPLDFPGA逻辑资源<10000门可达到百万门应用场合复杂组合逻辑复杂时序逻辑每逻辑单元成本高低运行速度高低时延特性等时延与系统布局有关编程特性EEPROM/Flash基于SRAM刘玩陵织版刮娥郝控十娄梧虚赵萍腊掣掂涛期砸疡嫁纲溺孺公颗鼎赃讶清vhdl期末考试总结vhdl期末考试总结