文档介绍:鬻勿萄翩虢嘶穆莉荣学位论文版权使用授权书签字同期:矽旯抡鵕签字同期:乒嘲阵吕餐油∽弓哆本学位论文作者完全了解丞洼王些太堂有关保留、使用学位论文的规定。特授权丞洼王些盔堂可以将学位论文的全部或部分内容编入有关数据库进行检索,并采用影印、缩印或扫描等复制手段保存、汇编以供查阅和借阅。同意学校向国家有关部门或机构送交论文的复印件和磁盘。C艿难宦畚脑诮饷芎笫视帽臼谌ㄋ得学位论文作者签名:
●●■●、
学位论文的主要创新点进行自动调节,实现环路带宽的实时控制。从总体性能分析,该方术构成片内锁相环,提高了其应用频率的范围。本文针对数字锁相环中环路捕捉时间与抗噪声。.台控癇的矛盾,设计了一种模数可控制的数字锁相环,能够对数字环路滤波器的模数案提高了的快速锁定。台日匕Vち似渌ňǘ龋焕肊技
一
摘要随着大规模、超高速集成电路的飞速发展,数字系统的集成度越来越高,运算速度越来越快,这使得数字锁相环在数字通信、控制工程及无线电电子学的各个领域中的应用也越来越广泛。由于专用集成电路设计周期长,改版投资大,灵活性差等缺陷制约着它的应用。所以利用可编程逻辑器件设计的数字锁相环,使系统更加灵活,电路体积更突亓扛忧嵝突设计成本更低,功耗更小。因此,研究能够嵌入系统芯片内部的数字锁相环,对提高环路的工作性能,具有十分重要的意义。本文对基于的数字锁相环设计与实现进行了研究。在分析锁相环结构的基础上,建立了模拟锁相环各部件的数学模型及其环路数学模型和动态方程;比较了电荷泵锁相环J旌纤嗷与数字锁相环在电路结构、可移植性、工艺、性能等方面的异同点;同时,建立了数字锁相环的线性化模型和传递函数,为基于数字锁相环设计提供了理论依据。针对基于硬件实现的特点,在设计中采用了层次化、模块化的设计思想,将整个数字锁相环划分为多个功能模块,利用通用性极高的语言进行了各功能模块的设计,给出了系统主要模块的设计过程和仿真结果。⑵教ǎüㄐ畏抡娣治鲅证了设计的合理性、正确性,成功地下载到可编程逻辑器件予以实现。在设计方法上,本文采用了自顶向下。纳杓品椒āT谏杓乒讨采用了设计与验证相结合的设计流程,大大提高了设计的可靠性。本文所设计的数字锁相环可以通过对数字环路滤波器的模数进行自动调节,来实现对环路带宽的实时控制。它能够有效地克服环路捕捉时间与抗噪声性能的矛盾,具有同步建立时间短、抗干扰能力强、静态相差小和易于集成等特点。因此,该方案大大提高了的快速锁定性能,保证了其锁定精度;同时利用际豕钩善谒嗷罚岣吡似溆τ闷德实姆段А关键词:数字锁相环;;在线1喑蘁
..............
.,籥甌甋西。,甌,—琾,../.,..,猻—..’瓸,籥畉...,
录目第一章绪论⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.锁相技术的发展及研究现状⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..本课题的研究意义⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..本课题主要解决的问题⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..本文主要内容⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..第二章数字锁相环的原理⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.锁相环基本概念⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯数字锁相环⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.旨嗥⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.只仿仿瞬ㄆ⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...卣竦雌⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..炙嗷德返南咝曰P图按浜第三章基于ぞ叩腇7⒓际酢电子设计自动化际酢际醯姆⒄估獭际醯幕咎卣鳌际醯挠τ谩及其开发技术⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..湫虵骷慕峁埂设计流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一设计层次分析⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..硬件描述语言⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⒎⑵教ā概述⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..
第四章基于的数字锁相环设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯数字锁相环的设计与实现⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯