文档介绍:1 天津职业技术师范大学电子工程学院 DSP 技术 D D igital S S ignal P P rocessor 数字信号处理器于万霞第二章 DSP 硬件结构 3在上一章中。。。 4 TMS320C54XX 硬件结构特点★ TMS320C55XX 硬件结构特点在这一章中,我们介绍: 5 TMS320 系列产品命名 TMS320 C 5402 T GDK ( ) 100 采用的技术器件代号版本封装温度范围速度 C=CMOS E=CMOS EPROM F=CMOS Flash EEPROM LC= 低电压 CMOS() LF= 低电压 Flash EEPROM VC= 低电压 CMOS[()/ 核] UC= 低电压 CMOS[()/ 核]§ 2-1 ‘ C54x DSP 硬件结构 78 DSP 模型 DSP=CPU+ 总线+存储器+片上外设 9 ?多总线结构,三组 16-bit 数据总线和一组程序总线? 40-bit 算术逻辑单元( ALU ), 包括一个 40-bit 的桶形移位器和两个独立的 40-bit 累加器?17x 17-bit 并行乘法器,连接一个 40-bit 的专用加法器。可用来进行非流水单周期乘/加( MAC )运算一、 C54X 的结构特点 10 ?比较、选择和存储单元( CSSU )用于 Viterbi 运算器的加/比较选择?指数编码器在一个周期里计算一个 40-bit 累加器值的指数值?两个地址发生器中有八个辅助寄存器和两个辅助寄存器算术单元( ARAUS ) ?数据总线具有总线保持特性