文档介绍:合肥工业大学
硕士学位论文
流水线ADC中采样保持电路的研究与设计
姓名:苏琴
申请学位级别:硕士
专业:微电子学与固体电子学
指导教师:高明伦;尹勇生
20100301
流水线胁裳3值缏返难芯坑肷杓摘要行量化,是系统能否快速处理的一个关键环节。采样保持电路是实现从模拟到工艺,研究和设计一个适用于峰峰值为的差分输入信号,分辨率为文中首先根据采样保持电路的基本理论,详细分析了采样开关的非理想效电路总体电路的设计和各模块电路设计:开关电容的选取、栅压自举开关、运在数字电路处理速度极大提高的情况下,如何快速采样模拟信号并对其进数字的接口,其性能高低决定了整个模数转换器的精度与速度。采样保持/电路作为高速高分辨率流水线型模数转换器中的重要模块一直是模拟混合信号领域的重点研究内容之一。本文基于,缭吹缪笴转换速率为流水线型模数转换器中的采样保持电路。应以及采保运放的性能参数对电路精度和速度的影响;然后在上述理论分析的基础上结合具体系统要求进行采样保持电路设计,包括电荷重分配式采样保持算放大器、偏置电路和共模负反馈电路,其中重点设计了带增益提升技术的运算放大器,电路设计完成后进行了相关的版图设计;由于采样保持电路需要在两相非交叠时钟下工作,论文最后设计了两相非交叠时钟产生电路。利用和韵喙氐缏方辛朔抡妗7抡娼峁砻鳎诓裳持电路的输入端施加差分电压停.,时钟频率为,此时保持相输出信号最终值在..洌肜硐氲缪沟奈蟛钗.,达到了位的精度要求。在输入共模电压为,,,基本满足目标南低骋G蟆关键词:流水线型徊裳3值缏罚赫ぱ棺跃倏9兀辉鲆嫣嵘怂惴糯器;两相非交叠时钟
··—··—,籺甌..;——·.—猦,甌甒琧,—·瑆.:瓵瓸,琣,琣..
插图清单图实际采用的采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图流水线型峁箍蛲肌图基本采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图两音频互调的定义⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图开环采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图基本的闭环采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图电荷重分配式采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图电容翻转式采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图裳9氐牡纪ǖ缱琛纪ǖ缱琛弧图互补开关⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图谜ぱ棺跃偌际醯腘骞堋图跃俨裳9亍图绾勺⑷胄вΑ图黾有槟饪9匾砸种频绾勺⑷胄вΑ图擞没ゲ箍9匾种频绾勺⑷胄вΑ图录ò宀裳怼图录ò宀裳缏吠肌图裳缏分械氖敝永⊥ā图槟饪9囟允敝永⊥ㄐвΦ囊种谱饔谩图裳缏返娜仍肷图缌髟锤涸夭罘帧图咴鲆嬖朔拍P汀图结构框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图开关时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图电荷重分配式采样保持电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图自举采样开关⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图自举采样开关!7抡娌ㄐ瓮肌图自举采样开关的输入输出关系图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图自举开关输出频谱⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯疕中的缏贰图负载管增益提升电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图淙牍茉鲆嫣嵘缏贰图藕磐飞系脑鲆嫣嵘朔牌德侍匦浴图涸毓茉鲆嫣嵘朔牌德侍匦浴
图鲈朔牌德侍匦上为幅频,下为相频图裳3址糯笃鞯钠玫缏贰图朔爬硐牍材J涑龅缪共缏贰图朔爬硐牍材J涑龅缪狗抡娌ㄐ巍图9氐缛莨材7蠢慕目9氐缛莨材7蠢图慕目9氐缛莨材7蠢〉南咝缘印图朔诺谝患豆材8悍蠢〉缏贰图朔诺诙豆材8悍蠢〉缏贰图罘质涑霾ㄐ瓮肌图罘质涑鼍植坎ㄐ瓮肌图也ú裳藕拧图裳3值缏返氖涑銎灯淄肌图淙攵怨艿慕徊骜詈喜季帧骸图裳3值缛莸钠ヅ湫圆季帧图裳3帜?檎灏嫱肌图裳头蠢〉缛莅嫱肌图采样相时钟产生电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图采样相时钟辈缏贰图保持相时钟产生电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。图采样保持内部时钟产生电路的输入时钟⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图采样保持内部时钟产生电路的输出时钟仿真图⋯⋯⋯⋯⋯⋯⋯⋯⋯
学位论文作者签字:苏男学位论文作者签名::协年中月,日签字日期:卅口年中月也不包含为获得佥ɡ夹┨本学位论文作者完全了解盒目曼王业太堂有关保留、使用学位论文的规定,有权保留弗向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅或借阅。本人授权盒目墨王些盘兰鲞一可以将学位论文的全部或部分论文内容编入有关数据库进行检索,可以采用影印、缩印或扫本人声明所呈交的学位论文是本人在导师指导下进行的研究骷