1 / 28
文档名称:

EDA技术实验教案.doc

格式:doc   大小:597KB   页数:28页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

EDA技术实验教案.doc

上传人:luciferios04 2017/12/11 文件大小:597 KB

下载得到文件列表

EDA技术实验教案.doc

文档介绍

文档介绍:EDA技术实验教案
实验一 1位全加器原理图输入设计
一、实验目的
熟悉MAX+plusII软件的基本使用方法.
熟悉GW48-ES EDA实验开发系统的基本使用方法.
了解原理图输入设计方法.
二、实验内容
设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、,再由基本门电路和1位二进制半加器构成1位二进制全加器.
三、实验条件
开发条件:MAX+plusII
实验设备:GW48-ES EDA实验开发系统、联想电脑
拟用芯片:EPF10K20TC144-4或EP1K30TC144-3
四、实验设计
半加器()
全加器()
实验结果
半加器仿真波形
半加器引脚锁定
实验芯片:EPF10K20TC144-4 选用模式:模式5
设计实体I/O标识
I/O来源/去向
结构图上的信号名
芯片引脚号
a
键1
PIO0
8
b
键2
PIO1
9
so
二极管D1
PIO8
20
co
二极管D2
PIO9
21
全加器仿真波形
全加器引脚锁定
实验芯片:EPF10K20TC144-4 选用模式:模式5
设计实体I/O标识
I/O来源/去向
结构图上的信号名
芯片引脚号
ain
键1
PIO0
8
bin
键2
PIO1
9
cin
键3
PIO2
10
sum
二极管D1
PIO8
20
cout
二极管D2
PIO9
21
全加器真值表
ain
0
1
0
1
0
1
0
1
bin
0
0
1
1
0
0
1
1
cin
0
0
0
0
1
1
1
1
sum
0
1
1
0
1
0
0
1
cout
0
0
0
1
0
1
1
1
实验二 1位全加器VHDL文本输入设计
一、实验目的
1、熟悉MAX+plusII软件的基本使用方法.
2、熟悉GW48-ES EDA实验开发系统的基本使用方法.
3、了解VHDL文本输入设计方法.
二、实验内容
设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、,再由或门和1位二进制半加器构成1位二进制全加器.
三、实验条件
1、开发条件:MAX+plusII
2、实验设备:GW48-ES EDA实验开发系统、联想电脑
3、拟用芯片:EPF10K20TC144-4或EP1K30TC144-3
四、实验设计
--或门逻辑描述()
LIBRARY IEEE ;
USE ;
ENTITY or2a IS
PORT (a, b :IN STD_LOGIC;
c : OUT STD_LOGIC );
END ENTITY or2a;
ARCHITECTURE one OF or2a IS
BEGIN
c <= a OR b ;
END ARCHITECTURE one;
--半加器描述()
LIBRARY IEEE;
USE ;
ENTITY h_adder IS
PORT (a, b : IN STD_LOGIC;
co, so : OUT STD_LOGIC);
END ENTITY h_adder;
ARCHITECTURE fh1 OF h_adder is
BEGIN
so <= NOT(a XOR (NOT b)) ;
co <= a AND b ;
END ARCHITECTURE fh1;
--1位二进制全加器顶层设计描述()
LIBRARY IEEE;
USE ;
ENTITY f_adder IS
PORT (ain, bin, cin : IN STD_LOGIC;
Cout, sum : OUT STD_LOGIC );
END ENTITY f_adder;
ARCHITECTURE fd1